### Logica e Sistemas Digitais - 6

ALUS

Exemplo de Aplicação

Departamento de Engenharia de Electrónica e Telecomunicações e de Computadores Lisboa

Mário Araújo

2016-1



Símbolo lógico e configuração dos pinos de um circuito 74x181 4-BIT ARITHMETIC LOGIC UNIT (ALU de 4-bits).

- Os processadores dispõem de uma unidade capaz de realizar as operações básicas da aritmética e da lógica, designada ALU (ARITHMETIC LOGIC UNIT).
- Uma ALU é um circuito combinatório que realiza operações aritméticas básicas (como adição e subtracção) e operações lógicas num par de operandos de n bits.
- A operação a ser realizada é especificada pela combinação de um conjunto de sinais selectores de entrada que a codificam.
- As ALUs MSI disponíveis usam operandos de 4-bits e entradas de selecção (S<sub>i</sub>) com um conjunto de bits que varia entre 3 e 5, o que permite a realização de um número de funções até 32.
- O circuito 74x181 é um exemplo de uma ALU de 4 bits realizada num circuito integrado MSI da família TTL.
- As funções a realizar são seleccionadas pelas entradas M (Modo) e S<sub>0</sub> a S<sub>3</sub> (Selecção).



# Instituto Superior de Engenharia de Lisboa

| ENTRADAS   |    |           | S [ | Função Seleccionada                             |                             |  |  |  |
|------------|----|-----------|-----|-------------------------------------------------|-----------------------------|--|--|--|
| SELECTORAS |    |           | S   | (Entradas e Saídas Active-low)                  |                             |  |  |  |
| S3         | S2 | <b>S1</b> | S0  | M=0 OPERAÇÕES ARITMÉTICAS EM COMPLEMENTO PARA 2 | M=1<br>Operações<br>Lógicas |  |  |  |
| 0          | 0  | 0         | 0   | F = A - 1 + CIN                                 | F = A'                      |  |  |  |
| 0          | 0  | 0         | 1   | $F = (A \cdot B) - 1 + CIN$                     | F = A' + B'                 |  |  |  |
| 0          | 0  | 1         | 0   | $F = (A \cdot B') - 1 + CIN$                    | F = A' + B                  |  |  |  |
| 0          | 0  | 1         | 1   | F = 1111 + CIN                                  | F = 1111                    |  |  |  |
| 0          | 1  | 0         | 0   | F = A + (A + B') + CIN                          | $F = A' \cdot B'$           |  |  |  |
| 0          | 1  | 0         | 1   | $F = (A \cdot B) + (A + B') + CIN$              | F = B'                      |  |  |  |
| 0          | 1  | 1         | 0   | F = A - B - 1 + CIN                             | $F = A \oplus B'$           |  |  |  |
| 0          | 1  | 1         | 1   | F = (A + B') + CIN                              | F = A + B'                  |  |  |  |
| 1          | 0  | 0         | 0   | F = A + (A + B) + CIN                           | $F = A' \cdot B$            |  |  |  |
| 1          | 0  | 0         | 1   | F = A + B + CIN                                 | $F = A \oplus B$            |  |  |  |
| 1          | 0  | 1         | 0   | $F = (A \cdot B') + (A + B) + CIN$              | F = B                       |  |  |  |
| 1          | 0  | 1         | 1   | F = (A + B) + CIN                               | F = A + B                   |  |  |  |
| 1          | 1  | 0         | 0   | F = A + A + CIN                                 | F = 0000                    |  |  |  |
| 1          | 1  | 0         | 1   | $F = (A \cdot B) + A + CIN$                     | $F = A \cdot B'$            |  |  |  |
| 1          | 1  | 1         | 0   | $F = (A \cdot B') + A + CIN$                    | $F = A \cdot B$             |  |  |  |
| 1          | 1  | 1         | 1   | F = A + CIN                                     | F = A                       |  |  |  |

O sinal + nas funções lógicas, e nas funções aritméticas quando entre parêntesis (e neste caso a vermelho), significa um OR. Nos restantes casos representa a adição aritmética. O sinal · tem um comportamento idêntico mas dual.

- As saídas P\_L (CARRY PROPAGATE) e G\_L (CARRY GENERATE) da ALU no slide anterior são usadas na concatenação de várias ALUs para a propagação rápida CARRY-LOOKAHEAD.
- Na adição em complemento para 2, selecciona-se a operação A+B+CIN. Na subtracção em complemento para 2, selecciona-se A–B–CIN. Neste caso CIN funciona como BIN (Borrow-IN) e terá de ser invertido na ALU menos significativa da cadeia de concatenação.
- Os operandos A e B e o resultado F são do tipo ACTIVE-LOW. A tabela da ALU seria diferente se fossem todos interpretados como ACTIVE-HIGH.
- A entrada M seleciona o cálculo de funções lógicas (M=1) ou de funções aritméticas (M=0) para cada combinação das entradas de selecção S<sub>0</sub>-S<sub>3</sub> de acordo com a tabela.



TABELA FUNCIONAL DE UMA ALU A 4 BITS

#### **FLAGS RELACIONAIS**

Instituto Superior de Engenharia de Lisboa

As FLAGS, também designadas CONDITION CODES ou CONDITION BITS, correspondem a bits que são alterados de forma consistente de modo a darem uma informação útil sobre o resultado de uma operação. As instruções de ciclos condicionados (ou saltos) dos processadores testam Flags.

As FLAGS relacionais indicam a relação de grandeza entre dois números A e B. Como saber se A > B?

- Verificando, através da subtracção (com B<sub>in</sub> = 0), se o resultado de A-B > 0, sendo este o método utilizado na ALU hipotética analisada neste capítulo;
- Por comparação dígito a dígito no sentido dos algarismos de maior peso para os de menor peso, como já verificado no estudo do comparador.

O número, a nomenclatura e o significado das FLAGS varia com o tipo de processador.

Utilizam-se, no que se segue, as designações e as regras utilizadas nos processadores do tipo 80x86 Intel de acordo com a tabela adiante que referencia o nome, o domínio de aplicação  $\mathbb{N}_0$  (quando na cor verde), ou  $\mathbb{Z}$  (quando na cor vermelha), o teste aplicável a cada FLAG, e a condição equivalente tal como usualmente aparecem descritas na literatura disponível.

$$\mathbb{N}_0 = \{0, 1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11 ...\} = \mathbb{Z}_0^+$$

 $\mathbb{N}_0$  é o conjunto dos números inteiros naturais (sem sinal, UNSIGNED).

$$\mathbb{Z} = \{ \dots -3, -2, -1, 0, 1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11 \dots \}$$

ℤ é o conjunto dos números inteiros relativos (com sinal, Signed) – para cada elemento a de ℤ existe o seu simétrico –a que somado com a tem resultado 0.



|   | C              | J |
|---|----------------|---|
|   | Ē              | ٦ |
| • | ٠.             | 4 |
|   |                | 7 |
| • | _              | 7 |
|   | -              | 4 |
|   | _              | , |
|   | u              | , |
| • | C              | 3 |
|   | _              | • |
|   | a              | 7 |
|   | -              | _ |
|   | _              |   |
|   | π              | 3 |
|   | - חמפווברותפטו | _ |
|   | ٠              |   |
|   |                |   |
|   | 7              | , |
|   | u              | • |
|   | а              | J |
|   | _              | - |
|   | -              |   |
| ı | _              | J |
|   | _              |   |
|   | а              | J |
| • | 7              | 7 |
|   | Sinperior of   | • |
|   | _              |   |
|   | -              | • |
|   | ч              | 4 |
|   | C              |   |
|   | $\bar{a}$      | 1 |
|   | ч              | • |
|   | ⊆              | 2 |
|   | =              | • |
|   | =              | 2 |
| ( | _              | ) |
|   | 1              | Ĺ |
|   | C              | כ |
|   | £              | ز |
|   | -              | 3 |
|   | Ξ              | 5 |
| : | Ξ              | _ |
|   | -              | J |
|   |                |   |

|      | Nomenclatura        | Domínio                | Equivalência | Activação                                        |
|------|---------------------|------------------------|--------------|--------------------------------------------------|
| Α    | above               | u <mark>nsigned</mark> | NBE          | not carry flag and not zero flag                 |
| AE   | above or equal      | unsigned               | NB           | not carry flag                                   |
| В    | below               | unsigned               | NAE          | carry flag                                       |
| BE   | below or equal      | unsigned               | NA           | carry flag or zero flag                          |
| С    | carry               | unsigned               |              | carry flag                                       |
| E(Q) | equal               | unsigned               | Z            | zero flag                                        |
| G    | greater             | signed                 | NLE          | not ((sign flag xor overflow flag) or zero flag) |
| GE   | greater or equal    | signed                 | NL           | not (sign flag xor overflow flag)                |
| L    | less                | signed                 | NGE          | sign flag xor overflow flag                      |
| LE   | less or equal       | signed                 | NG           | (sign flag xor overflow flag) or zero flag       |
| NA   | not above           | unsigned               | BE           | carry flag or zero flag                          |
| NAE  | not above nor equal | unsigned               | В            | carry flag                                       |
| NB   | not below           | unsigned               | AE           | not carry flag                                   |
| NBE  | not below nor equal | unsigned               | А            | not carry flag and not zero flag                 |
| NC   | not carry           | u <mark>nsigned</mark> |              | not carry flag                                   |
| NE   | not equal           | unsigned               | NZ           | not zero flag                                    |

Nomenclatura e Significado das Flags Relacionais no contexto da Família de processadores Intel 80x86 (a palavra Carry é usada em sentido lato, significando Borrow quando está implícita uma subtracção).



|      | Nomenclatura          | Domínio  | Equivalência | Activação                                        |
|------|-----------------------|----------|--------------|--------------------------------------------------|
| NG   | not greater           | signed   | LE           | (sign flag xor overflow flag) or zero flag       |
| NGE  | not greater nor equal | signed   | L            | sign flag xor overflow flag                      |
| NL   | not less              | signed   | GE           | not (sign flag xor overflow flag)                |
| NLE  | not less nor equal    | signed   | G            | not ((sign flag xor overflow flag) or zero flag) |
| NO   | not overflow          | signed   |              | not overflow flag                                |
| NP   | not parity            | unsigned | PO           | not parity flag                                  |
| NS   | not sign              | signed   |              | not sign flag                                    |
| NZ   | not zero              | unsigned | NE           | not zero flag                                    |
| O(V) | overflow              | signed   |              | overflow flag                                    |
| Р    | parity                | unsigned | PE           | parity flag                                      |
| PE   | parity even           | unsigned | Р            | parity flag                                      |
| РО   | parity odd            | unsigned | NP           | not parity flag                                  |
| S    | sign (negative)       | signed   |              | sign flag                                        |
| Z    | zero                  | unsigned | E            | zero flag                                        |

Nomenclatura e Significado das Flags Relacionais no contexto da Família de processadores Intel 80x86.



#### FLAGS RELACIONAIS E OVERFLOW (Ex. 6-1)

Exemplo 6-1

#### SEM OVERFLOW

#### **COM OVERFLOW**

Dois exemplos de subtracção A-B a 4 bits: à esquerda na forma directa (papel e lápis), e à direita sob a forma de adição em código dos complementos; em cima num caso A>B com inexistência de OVERFLOW (e  $D_3=0$ ), em baixo também num caso A>B mas com geração de OVERFLOW (e  $D_3=1$ ).

Quando não há OVERFLOW ( $O_v$ ), o bit de sinal  $D_3$  da diferença entre dois operandos A e B a 4 bits indica directamente a relação entre A e B:

- $O_V = 0$  e  $D_3 = 0 \implies A >= B$ .
- $O_V = 0$  e  $D_3 = 1 \Rightarrow A < B$ .

Quando existe Overflow, o bit de sinal D4 dessa diferença terá de ser invertido para se reverter para o caso anterior:

- $O_V = 1$  e  $D_3 = 1 \Rightarrow A >= B$ .
- $O_V = 1$  e  $D_3 = 0 \Rightarrow A < B$ .

| $D_3$ | O <sub>V</sub> | Condição                              | GE | L |
|-------|----------------|---------------------------------------|----|---|
| 0     | 0              | A≥B                                   | 1  | 0 |
| 0     | 1              | A <b< td=""><td>0</td><td>1</td></b<> | 0  | 1 |
| 1     | 0              | A <b< td=""><td>0</td><td>1</td></b<> | 0  | 1 |
| 1     | 1              | A>B                                   | 1  | 0 |

Quadro representativo da afectação das flags GREATER OR EQUAL (GE) e LESS (L) pela existência de OVERFLOW.



Instituto Superior de Engenharia de Lisboa

Exemplo 6-2 INTERPRETAÇÃO INTERPRETAÇÃO **FLAGS** EM Z  $EM N_0$ AE В Ε **O**PERAÇÃO (UNSIGNED) (SIGNED) 0 1 1 3 + 3 0 1 0 0 0 1 0 0 1 0 0 0 + 1 0 1 0 2 + 2 0 1 1 1 5 1 1 0 1 0 1 0 0 1 - 1 0 1 1 + 3 3 0 0 1 0 1 0 1 0 1 0 0 1 0 1 1 0 0 1 9

 0
 0
 1
 1

 0
 0
 1
 1
 0

1 1 0 1 - 1 1 0 1 0 0 0 0 0

0 0 1 0 1 0 0

0

1

1

0

1

1 3

0

+ 0

Exemplos de activação de Flags Relacionais na subtracção em  $\mathbb{N}_0$  e em  $\mathbb{Z}$ .



0

Instituto Superior de Engenharia de Lisboa

Os exemplos seguintes mostram algumas FLAGS RELACIONAIS e o modo de as gerar numa ALU a 3 bits.

- **B** (BELOW), **E** (EQUAL) e **AE** (ABOVE OR EQUAL) para operações em  $\mathbb{N}_0$  , e
- L (Less) e G (Greater) para as operações em  $\mathbb{Z}$ .



Bloco subtractor a 3 bits constituinte da ALU e lógica auxiliar para síntese das FLAGS RELACIONAIS.







Flag EQUAL (ou Zero), implementação para operandos a 3 bits no domínio  $\mathbb{N}_0$ : versão simples que utiliza os 3 bits do resultado DIFERENÇA (à esquerda), e versão que utiliza os 3 bits de cada operando (à direita).



 $C_Y$  é o CARRY-OUT do somador e  $B_W$  o BORROW-OUT do subtractor que gera a diferença D = A-B (com  $B_{in}$  = 0).

A inexistência de B<sub>w</sub> indica que A é maior que B entendendo-se A e B como números naturais.

Flags AE (ABOVE OR EQUAL) e BE (BELOW or EQUAL), implementação para números de 3 bits no domínio  $\mathbb{N}_0$ .

$$A \ge B \implies B_w = 0 \quad B = 0 \quad AE = 1$$
  
 $A < B \implies B_w = 1 \quad B = 1 \quad AE = 0$ 

AE: ABOVE OR EQUAL B: BELOW (B = AE')





Flag GE (Greater or Equal), implementação para operandos a 3 bits no domínio  $\mathbb{Z}$ .

A FLAG GREATER OR EQUAL (GE) não pode depender exclusivamente do bit de sinal do resultado, porque a operação de subtracção que está a ser realizada pode exceder a representação.

Torna-se pois necessário tomar em consideração o Overflow.

Idem para a FLAG LESS (L).



Flag LE (LESS or EQUAL), uma implementação possível para operandos a 3 bits no domínio  $\mathbb{Z}$ .



GE: GREATER OF EQUAL L: LESS (L = GE')



#### ANDAR BIT SLICE DE UMA ALU (Ex. 6-3)



Há duas optimizações que normalmente se usam face ao desenho em cima:

- uma relativa à propagação do CARRY (adopção de uma arquitectura CARRY LOOK AHEAD como se viu no capítulo anterior);
- outra que tira partido dos XORs intrínsecos ao FULL-ADDER e permite eliminar o XOR externo representado.

(\*) esta operação requer a negação do CARRY-IN do primeiro andar e do CARRY-OUT do último.

M indica a função de Maioria. Uma ALU (ARITHMETIC AND LOGIC UNIT) de n-bits é obtida a partir de n-circuitos idênticos de 1-bit (BIT SLICES).

O circuito ao lado é constituído por um FULL-ADDER (+), portas lógicas simples e um Multiplexer. Representa o módulo **i** de um circuito iterativo de n bits constituído por n módulos idênticos. A ALU executa as operações básicas da aritmética e lógica representadas na tabela.

| f <sub>2</sub> | $f_1$ | $f_0$ | Si                               | C <sub>i+1</sub>                                    | <b>O</b> PERAÇÃO |
|----------------|-------|-------|----------------------------------|-----------------------------------------------------|------------------|
| 0              | 0     | 0     | a <sub>i</sub> ⊕ b <sub>i</sub>  | ∋ b <sub>i</sub>                                    |                  |
| 0              | 0     | 1     | a <sub>i</sub> · b <sub>i</sub>  | M(a, b, c,)                                         | AND              |
| 0              | 1     | 0     | a <sub>i</sub> + b <sub>i</sub>  | M(a <sub>i</sub> ,b <sub>i</sub> ,c <sub>i</sub> )  | OR               |
| 0              | 1     | 1     | a¡⊕b¡⊕c¡                         |                                                     | ADC              |
| 1              | 0     | 0     | a <sub>i</sub> ⊕ b' <sub>i</sub> |                                                     | XOR'             |
| 1              | 0     | 1     | a <sub>i</sub> · b' <sub>i</sub> | M(a, b', c,)                                        | _                |
| 1              | 1     | 0     | a <sub>i</sub> +b' <sub>i</sub>  | M(a <sub>i</sub> ,b' <sub>i</sub> ,c <sub>i</sub> ) | _                |
| 1              | 1     | 1     | a¡⊕b¡'⊕c¡                        |                                                     | SBB (*)          |

Tabela funcional representativa das operações executadas pela ALU.



Exemplo 6-4



Estrutura interna do Módulo-i de uma BIT SLICE ALU.

| $f_3$ | f <sub>2</sub> | $f_1$ | $f_0$ | Si                                             | C <sub>i+1</sub>                                            | <b>O</b> PERAÇÃO |
|-------|----------------|-------|-------|------------------------------------------------|-------------------------------------------------------------|------------------|
| 0     | 0              | 0     | 0     | $a_i \oplus b_i$                               |                                                             | XOR              |
| 0     | 0              | 0     | 1     | a <sub>i</sub> • b <sub>i</sub>                | 2 h.                                                        | AND              |
| 0     | 0              | 1     | 0     | a <sub>i</sub> + b <sub>i</sub>                | a <sub>i</sub> · b <sub>i</sub>                             | OR               |
| 0     | 0              | 1     | 1     | 0                                              |                                                             | 0                |
| 0     | 1              | 0     | 0     | a <sub>i</sub> ⊕ b' <sub>i</sub>               |                                                             | XOR'             |
| 0     | 1              | 0     | 1     | a <sub>i</sub> · b' <sub>i</sub>               | a <sub>i</sub> · b <sub>i</sub> '                           | _                |
| 0     | 1              | 1     | 0     | a <sub>i</sub> +b' <sub>i</sub>                | ا ما ما                                                     | _                |
| 0     | 1              | 1     | 1     | 0                                              |                                                             | 0                |
| 1     | 0              | 0     | 0     | a <sub>i</sub> ⊕b <sub>i</sub> ⊕c <sub>i</sub> |                                                             | ADC              |
| 1     | 0              | 0     | 1     | c <sub>i</sub>                                 | $M(a_i,b_i,c_i)$                                            | _                |
| 1     | 0              | 1     | 0     | a + b + c                                      | ινι(αμ,υμ,υμ)                                               | _                |
| 1     | 0              | 1     | 1     | 0                                              |                                                             | _                |
| 1     | 1              | 0     | 0     | ai ⊕ b <sub>i</sub> '⊕ c <sub>i</sub>          |                                                             | SBB (*)          |
| 1     | 1              | 0     | 1     | Ci                                             | <b>M</b> (a <sub>i</sub> ,b <sub>i</sub> ',c <sub>i</sub> ) | _                |
| 1     | 1              | 1     | 0     | a + b'+ c                                      | ινι(αμνη ,ς)                                                | _                |
| 1     | 1              | 1     | 1     | 0                                              |                                                             | _                |

Tabela funcional representativa das operações executadas pela ALU – M indica a função de Maioria e a operação assinalada com \* requer a negação do CARRY-IN do primeiro andar e do CARRY-OUT do último.



### ALU A 3 BITS – DIAGRAMA GENÉRICO E TABELA DE OPERAÇÕES



Diagrama genérico da ALU a 3 bits evidenciando os blocos Aritmético e Lógico.

|                | TABELA DA ALU  |                |     | A ALU                | <b>O</b> PERAÇÕES      | FLAGS (INDICADORES) |             |    |    |   |
|----------------|----------------|----------------|-----|----------------------|------------------------|---------------------|-------------|----|----|---|
| _              |                |                |     |                      | ÇÃO E SIGLA            | DE EXC              | RELACIONAIS |    |    |   |
| S <sub>2</sub> | S <sub>1</sub> | S <sub>0</sub> |     | OPERA                | ÇAO E SIGLA            | CyBwo               | Ov          | BE | EQ | L |
| 0              | 0              | 0              | ADD | A + B                | ADIÇÃO                 | Су                  | Ov          | _  | _  | _ |
| 0              | 0              | 1              | SUB | A – B                | Subtracção             | Bw                  | Ov          | BE | EQ | L |
| 0              | 1              | 0              | ADC | $A + B + C_y B_{wi}$ | ADIÇÃO COM CARRY       | Су                  | Ov          |    | E  | _ |
| 0              | 1              | 1              | SBB | $A - B - C_y B_{wi}$ | Subtracção com Borrow  | Bw                  | Ov          | BE | EQ | L |
| 1              | 0              | 0              | DDI | Λ                    | DOBRO DE A COM CARRY   | Cu                  | Ov          |    |    |   |
| 1              | 0              | 1              | DBL | $A + A + C_yB_{wi}$  | DOBRO DE A COIVI CARRY | Су                  | OV          | _  | _  | _ |
| 1              | 1              | 0              | ORL | A OR B               | OR LÓGICO              | _                   | _           | _  | _  | _ |
| 1              | 1              | 1              | XRL | A XOR B              | XOR LÓGICO             | _                   | _           | _  | _  | _ |

Pretende-se realizar com uma PAL 22V10 uma ALU que execute as operações descritas na tabela em baixo.

A ALU realiza as 7 operações pelo que é necessário que existam 3 bits de selecção  $S_{0..2}$  para codificar a operação pretendida.

A estrutura interna divide-se em dois grandes blocos: ARITMÉTICO e LÓGICO. A saída da ALU é escolhida através de um multiplexer cuja entrada de selecção é controlada por um ou mais bits selectores da operação da ALU.

O bloco ARITMÉTICO tem como elemento principal um somador de números de 3 bits que realiza as operações de soma e subtracção.

Para além do resultado R a 3 bits a ALU põe disponíveis os indicadores (FLAGS) de excesso (erro) e relacionais indicados.



Tabela detalhada das operações da ALU e da correspondente activação das Flags.



| S <sub>2</sub> | $S_1$ | $S_0$ | R   |
|----------------|-------|-------|-----|
| 0              | 0     | 0     | ADD |
| 0              | 0     | 1     | SUB |
| 0              | 1     | 0     | ADC |
| 0              | 1     | 1     | SBB |
| 1              | 0     | 0     | DBL |
| 1              | 0     | 1     | DDL |
| 1              | 1     | 0     | ORL |
| 1              | 1     | 1     | XRL |

Tabela de Operações da ALU evidenciando a configuração de código escolhida para cada uma.

Arquitectura interna da ALU a 3 bits evidenciando os blocos principais.



Instituto Superior de Engenharia de Lisboa



Símbolo lógico da PAL assinalando os 10 pinos de entrada e os 10 pinos de saída da ALU a 3 bits a implementar.

VCC (pino 24) e GND (pino 12) não estão representados. Os pinos 11 e 13 não são utilizados.



Representação gráfica para o sistema de numeração a 3-bits a utilizar na ALU.

```
[A0..2]; /* Operando A
                 [B0..2]; /* Operando B
                                                        * /
                         ; /* Carry-in/Borrow-in
                                                        * /
PIN
PIN [8..10]
                 [S0..2] ; /* Selectores de operação
                                                        * /
                          ; /* Flag Less
                         ; /* Flag Overflow
PIN
                         ; /* Flag Below or Equal
PIN
     16
                         ; /* Carry-out/Borrow-out
PIN
     20
                                                        * /
                 [R2..0]; /* Resultado final
                                                        * /
                 [C1..2] ; /* Carrys parciais
                                                        * /
                         ; /* Flag Equal(caso de A=B) */
                 ΕQ
PIN
```

Troço do código CUPL com a atribuição dos pinos de entrada e saída.





| Estrutura interna de uma parte    | do Bloco Aritmético         |
|-----------------------------------|-----------------------------|
| evidenciando o somador-subtractor | iterativo de 3 bits da PAL. |

| S <sub>2</sub> | $S_1$ | S <sub>0</sub> | R   | Operação            |
|----------------|-------|----------------|-----|---------------------|
| 0              | 0     | 0              | ADD | A + B               |
| 0              | 0     | 1              | SUB | A – B               |
| 0              | 1     | 0              | ADC | $A + B + C_yB_{Wi}$ |
| 0              | 1     | 1              | SBB | A - B - CyBwi       |
| 1              | 0     | 0              | DDI |                     |
| 1              | 0     | 1              | DBL |                     |
| 1              | 1     | 0              | ORL |                     |
| 1              | 1     | 1              | XRL |                     |

Tabela de Operações da ALU realçando as realizadas pelo bloco aritmético ao lado.

| $C_0$          |    | S <sub>0</sub> |
|----------------|----|----------------|
|                | 0  | 1              |
| S <sub>1</sub> | CI | Cl'            |

$$C_0 = S_0 S_1' + S_0 CI' + S_0' S_1 CI$$

M-K e equação do sinal C<sub>O</sub> de CARRY-IN do somador-subtractor iterativo da PAL.



FULL-ADDER (FA) e lógica associada do módulo i do somador-subtractor iterativo da PAL.

$$BT_{i} = B_{i} \oplus S_{0}$$

$$RA_{i} = A_{i} \oplus BT_{i} \oplus C_{i}$$

$$C_{i+1} = A_{i} BT_{i} + C_{i} (A_{i} \oplus BT_{i})$$

Equações lógicas dos bits intervenientes em cada módulo i do somador iterativo do bloco aritmético.

```
/* Expressão de CO: Saída do Mux 4x1 */
CO = CI & !SO & S1 # !CI & SO # SO & !S1
/* Expressão de BTi: Operando B 'invertido' */
$REPEAT i = [ 0..2 ]
BT{i} = B{i} $ SO;
$REPEND
/* Expressões de Ci (Carry-out parcial) e RAi
resultado parcial da Adição/Subtracção) */
$REPEAT i = [ 0..2 ]
RA{i} = A{i} $ BT{i} $ C{i}
C{i+1} = A{i} & BT{i} # C{i} & (A{i} $ BT{i})
$REPEND
```

A<sub>i</sub> – Bit i do Operando A B<sub>i</sub> – Bit i do Operando B

C<sub>i</sub> – Carry-in do módulo i do Full-adder

C<sub>i+1</sub> – Carry-out do módulo i do Full-adder

Bt<sub>i</sub> – Bit i do Operando B invertido ('transformado')

RAi - Bit i do Resultado Aritmético

Troço do código CUPL correspondente às diversas operações de Soma e Subtracção.





Funcionalidade associada à operação Dobro denotando a inutilidade de quaisquer circuitos adicionais.

/\*Expressão de RDi (Dobro de A mais Carry-in)\*/
RD0 = CI
RD1 = A0
RD2 = A1

Troço do código CUPL correspondentes à operação Dobro (DBL).



Soma de A+A evidenciando o deslocamento para a esquerda dos bits do operando A para a obtenção dos bits do Resultado da operação Dobro RD, sem necessidade de circuitos adicionais.

$$RD_0 = CI$$

$$RD_1 = A_0$$

$$RD_2 = A_1$$

Equações dos bits do resultado da operação Dobro.







Estrutura interna do bloco lógico da ALU.

| S <sub>2</sub> | S <sub>1</sub> | $S_0$ | R   | Operação      |
|----------------|----------------|-------|-----|---------------|
| 0              | 0              | 0     | ADD | A + B         |
| 0              | 0              | 1     | SUB | A – B         |
| 0              | 1              | 0     | ADC | A + B + CyBwi |
| 0              | 1              | 1     | SBB | A − B − CyBwi |
| 1              | 0              | 0     | DDI | A L A L Cip   |
| 1              | 0              | 1     | DBL | A + A + Cin   |
| 1              | 1              | 0     | ORL | A OR B        |
| 1              | 1              | 1     | XRL | A XOR B       |

Tabela de Operações da ALU realçando as realizadas pelo bloco lógico em cima.

As Intermediate Variables são variáveis internas que definem equações mas que não são enviadas para um pino de saída.

```
/* Expressão de RLi: resultado da Operação Lógica */
$REPEAT i = [ 0..2 ]
RL{i} = (A{i} $ B{i}) # !SO & A{i};
$REPEND
```

Troço do código CUPL correspondentes às operações ORL E XRL.



Multiplexer de Saída 6-21





| $R_i$          |     | S <sub>1</sub> |
|----------------|-----|----------------|
|                | RAi | RAi            |
| S <sub>2</sub> | RDi | RLi            |

|   | S <sub>2</sub> | $S_1$ | $S_0$ | R   |
|---|----------------|-------|-------|-----|
| 0 | 0              | 0     | 0     | ADD |
| U | 0              | 0     | 1     | SUB |
| 1 | 0              | 1     | 0     | ADC |
| 1 | 0              | 1     | 1     | SBB |
| 2 | 1              | 0     | 0     | DBL |
| 2 | 1              | 0     | 1     | DBL |
| 3 | 1              | 1     | 0     | ORL |
| 3 | 1              | 1     | 1     | XRL |

Tabela de Operações da ALU.

RA<sub>i</sub> – resultado das operações de Adição e Subtracção

RD<sub>i</sub> – resultado da operação Dobro

RLi – resultado das operações Lógicas

$$R_i = S_2' RA_i + S_2 (RD_i S_1' + RL_i S_1)$$

Circuito lógico, m-K e equação de cada bit R<sub>i</sub> de saída.

Troço do código CUPL correspondente a uma saída R<sub>i</sub>.

/\* Expressão de Ri: saída do MUX final da ALU \*/

\$REPEAT i = [ 0..2 ]

R{i} = ( RA{i} & !S2 ) # (RD{i} & !S1 # RL{i} & S1) & S2

\$REPEND



Instituto Superior de Engenharia de Lisboa



|   | S <sub>2</sub> | $S_1$ | $S_0$ | R   |
|---|----------------|-------|-------|-----|
| 0 | 0              | 0     | 0     | ADD |
| U | 0              | 0     | 1     | SUB |
| 1 | 0              | 1     | 0     | ADC |
| 1 | 0              | 1     | 1     | SBB |
| 2 | 1              | 0     | 0     | DBL |
|   | 1              | 0     | 1     | DDL |
| 3 | 1              | 1     | 0     | ORL |
|   | 1              | 1     | 1     | XRL |

Diagrama genérico do bloco gerador das FLAGS.

Tabela de Operações da ALU realçando os selectores intervenientes na geração das FLAGS.



Circuito gerador da FLAG CARRY-OUT/BORROW-OUT (designada CY para simplificação).

Mapa de Karnaugh e equação da FLAG CY (CARRY-OUT/BORROW-OUT) da ALU.



$$L = RA_2 \oplus OV$$

Equação e circuito gerador da FLAG L (LESS) da ALU.

A lógica geradora da FLAG L (LESS) faz uso da FLAG OVERFLOW (OV), gerada separadamente.

O OVERFLOW corresponde à saída colocada no pino 15 da PAL.

Como na PAL é possível realimentar o valor das funções de saída, o OVERFLOW é realimentado e colocado na coluna 34 da matriz da PAL.

A FLAG LESS é gerada a partir do OVERFLOW e do termo RA<sub>2</sub>, e colocada na saída a que corresponde o pino 14, como patente nos slides mais à frente.



$$OV = S_2' (C_2 \oplus C_3) + S_2 (A_1 \oplus A_2)$$

Circuito e equação da FLAG OV (OVERFLOW) da ALU.



$$EQ = [(A_0 \oplus B_0) + (A_1 \oplus B_1) + (A_2 \oplus B_2)]'$$

$$BE = C_3' + EQ$$

/\* Expressões das Flags da ALU \*/

CY = C3 & !S2 & !S0 # !C3 & !S2 & S0 # A2 & S2

EQ = !((A0 \$ B0) # (A1 \$ B1) # (A2 \$ B2)) ;

BE = !C3 # EQ ;

OV = (C3 \$ C2) & !S2 # (A2 \$ A1) & S2 ;

L = (R2 \$ OV) ;

Circuito e equações algébricas das FLAGS EQ (EQUAL) e BE (BELOW OR EQUAL) da ALU.

Troço do código CUPL correspondente à geração das FLAGS.



```
/* Expressões de Ci (Carry-out parcial) e RAi
Company CCISEL;
                                                           (resultado da Adição/Subtracção) */
Assembly None ;
Location ;
                                                           \$REPEAT i=[0..2]
Device p22v10 ;
                                                           RA\{i\} = A\{i\} \$ BT\{i\} \$ C\{i\};
                                                           C\{i+1\} = A\{i\} \& BT\{i\} \# C\{i\} \& (A\{i\} \$ BT\{i\});
/* ********** INPUT PINS ******* */
                                                           SREPEND
                                                      * /
PIN [1..3] = [A0..2]
                         ; /* Operando A
PIN [4..6] = [B0..2]
                         ; /* Operando B
                                                           /* Expressão de RDi (Dobro de A mais Carry) */
PIN 7 = CI
                          ; /* Carry-in/Borrow-in
                                                      * /
PIN [8..10] = [S0..2]
                        ; /* Selectores de operação*/
                                                           RD0 = CI;
                                                           RD1 = A0;
/* ********* OUTPUT PINS ******* */
                                                           RD2 = A1;
PIN 14 = L
                          ; /* Flag Less
                                                      * /
                          ; /* Flag Overflow
                                                           /*Expressão de RLi: Resultado das Operações Lógicas */
PIN 15 = OV
PIN 16 = BE
                         ; /* Flag Below or Equal
PIN 20 = CY
                         ; /* Carry-out/Borrow-out */
                                                           $REPEAT i=[0..2]
PIN [17..19] = [R2..0] ; /* Resultado final
                                                           RL\{i\} = (A\{i\} \$ B\{i\}) # !S0 \& A\{i\};
                                                      * /
PIN [21..22] = [C1..2] ; /* Carrys parciais
                                                      * /
                                                           SREPEND
PIN 23 = EQ
                          ; /* Flag Equal
                                                      * /
                                                           /* Expressão de Ri: Saída do MUX selector da ALU */
/* ******** BODY ********* */
/* Expressão de C0: Carry-out do Mux 4x1 de entrada */
                                                           SREPEAT i=[0..2]
                                                           R\{i\} = (RA\{i\} \& !S2) # (RD\{i\}\& !S1 # RL\{i\}\& S1) \& S2;
C0 = CI \& !S0 \& S1 # !CI \& S0 # S0 & !S1;
                                                           SREPEND
/* Expressão de BTi: Operando B 'invertido' */
                                                           /* Expressão das Flags da ALU */
$REPEAT i=[0..2]
                                                           EQ = !((A0 \$ B0) \# (A1 \$ B1) \# (A2 \$ B2));
BT\{i\} = B\{i\} $ $0;
                                                           OV = (C3 \ \$ \ C2) \ \& \ !S2 \ \# \ (A2 \ \$ \ A1) \ \& \ S2;
SREPEND
                                                           CY = C3 \& !S2 \& !S0 # !C3 \& !S2 \& S0 # A2 & S2;
                                                           BE = (!C3 \# E0);
                                                           L = (R2 \$ OV) \& !EQ;
```





Entradas externas (linhas a azul).



Saídas (linhas a vermelho)

realimentadas através de buffers.

As linhas verticais em cima assinalam as 44 colunas da 'matriz' programável da PAL. Os sinais provêm dos doze pinos de entrada (complementados e não complementados, linhas a azul), e dos dez pinos bidireccionais usados como saídas (complementados e não complementados, linhas a vermelho). Estas saídas são reintroduzidas na matriz de entrada através de buffers como se viu nos esquemas de arquitectura da PAL.

de saída da PAL pelas 44 colunas da matriz 44x132 da PAL.

CHIP DIAGRAM (tal como gerado pelo ficheiro de extensão .DOC).



Instituto Superior de Engenharia de Lisboa

#### FUSE PLOT DA ALU NA PAL – PARTE 2



| ===        | =======                                                                                                                            | ======                           | ======                                                                                                                                                                                                    | ======                                | ======         | =======                         | =====     |
|------------|------------------------------------------------------------------------------------------------------------------------------------|----------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------|----------------|---------------------------------|-----------|
|            |                                                                                                                                    |                                  | S                                                                                                                                                                                                         | Symbol Tab                            | ole            |                                 |           |
| Pin<br>Pol | Variable<br>Name                                                                                                                   | Ext<br>                          | Pin<br>                                                                                                                                                                                                   | Type<br>                              | Pterms<br>Used | Max<br>Pterms                   | Min       |
|            | Name A0 A1 A2 B0 B1 B2 BE BT0 C1 C2 C3 CI CY EQ L OV R0 R1 R2 RA0 RA1 RA2 RD0 RD1 RD2 RL0 RD1 RD2 RL0 RL1 RL2 S0 S1 S2 BE C1 C2 CY | oe<br>oe<br>oe<br>oe             | 1<br>2<br>3<br>4<br>5<br>6<br>16<br>0<br>0<br>0<br>21<br>22<br>0<br>7<br>20<br>23<br>14<br>15<br>19<br>18<br>17<br>0<br>0<br>0<br>0<br>0<br>0<br>0<br>0<br>0<br>0<br>0<br>0<br>0<br>0<br>0<br>0<br>0<br>0 | V V V V V V V V V V V V V V V V V V V | Used           | Pterms                          | Min Level |
|            | EQ<br>L<br>OV<br>R0<br>R1<br>R2                                                                                                    | 0e<br>0e<br>0e<br>0e<br>0e<br>0e | 23<br>14<br>15<br>19<br>18                                                                                                                                                                                | D<br>D<br>D<br>D                      | 1<br>1<br>1    | 1 0<br>1 0<br>1 0<br>1 0<br>1 0 |           |
|            |                                                                                                                                    |                                  |                                                                                                                                                                                                           | _                                     |                | . •                             |           |

#### LEGEND

D : default variable
I : intermediate variable
U : undefined

T : function

F : field

N : node

V : variable

G : group

M : extended node
X : extended variable

O ficheiro **.doc** é sempre gerado, mesmo em caso de erro de compilação.

Contém todas as equações lógicas geradas pelo compilador. Contém também a tabela de símbolos (ao lado), que revela a acomodação da lógica na PAL:

- a azul estão indicadas entradas.
- · a vermelho estão indicadas saídas.
- a verde estão indicadas variáveis intermédias.

Como os 10 pinos I/O bidireccionais são utilizados como saídas, é necessário activar as portas tri-state correspondentes. Isto está patente nas últimas 10 linhas da tabela de símbolos com a indicação explícita dos sinais OE (OUTPUT ENABLE) de controlo das portas tri-state de saída . Para isto acontecer, é necessário não ligar nenhuma entrada às portas AND de controlo respectivas.

Tabela de símbolos da ALU gerada pelo ficheiro '.doc'.





$$OV = (C_3 \oplus C_2) \cdot S'_2 + (A_2 \oplus A_1) \cdot S_2$$

Circuito e equação da FLAG OV (OVERFLOW) da ALU.



$$C_3 = A_2 BT_2 + C_2 \cdot A_2 + C_2 \cdot BT_2 =$$
  
=  $C_2 \cdot A_2 + BT_2 (C_2 + A_2) =$   
=  $C_2 \cdot A_2 + (B_2 \oplus S_0) (C_2 + A_2)$ 

Equação da variável intermédia C3 em função de C2 e das entradas S0, A2 e B2 por substituição de BT2.



Mapas de Karnaugh auxiliares utilizados na geração da equação da saída correspondente à FLAG OVERFLOW tal como documentada no ficheiro .DOC.







Representação dos 6 termos produtos dos 10 disponíveis utilizados na geração da FLAG OVERFLOW na saída 10 da PAL22V10 tal como documentado no ficheiro de extensão .DOC gerado pelo compilador.

No ficheiro de extensão .DOC, o símbolo X significa que é feita uma ligação. O símbolo '–' significa que é eliminada uma ligação. No ficheiro de extensão .JED gerado pelo compilador para a programação da PAL, o mapa de fusíveis correspondente representa o símbolo X (do ficheiro .DOC) por um 0, e o símbolo '–' por um 1.

LEGEND

 $OV = (C_3 \oplus C_2) \cdot (S'_2) + (A_2 \oplus A_1) \cdot (S_2)$ 

C2 &

A2 & B2 & !C2 & !S0 & !S2

S0 &

S0 & !S2

X : fuse not blown

- : fuse blown

!S2

C2 & !S0 &

B2 &

!B2 & !C2 &

!B2 &

A1 & !A2 &

Instituto Superior de Engenharia de Lisboa



Estrutura interna da Macrocélula da PAL configurada para a saída OV (OVERFLOW).

As saídas combinatórias na PAL não passam pelo flip-flop tipo D presente em cada uma das 10 macrocélulas. A indicação de que se pretende usar o valor presente numa saída combinatória para realimentação da matriz é feita utilizando o nome dessa saída no lado direito de uma expressão (sem qualquer extensão).

Por exemplo, L = OV \$ RA2 significa que a saída combinatória L (FLAG LESS) é igual ao XOR entre RA2 e a função lógica da saída OV (FLAG OVERFLOW) que será pois realimentada como exemplificado na figura.

A escolha da configuração da MACROCÉLULA de saída é feita de acordo com a aplicação do utilizador e é conseguida através de dois bits de configuração: S0 e S1. O Multiplexer de entrada (em baixo), realimenta a matriz programável com a saída.

(15)

Para as saídas de natureza ACTIVE-HIGH como o OV, é seleccionada a entrada 3 negada do Multiplexer de saída, e a entrada 1 do Multiplexer de entrada – combinação S0=S1=1.



#### Outras Operações de uma ALU – Shift



SHIFT RIGHT LOGICAL (SRL)

MSB

Perde-se

• Nas operações SLL e SRL é forçado um zero nas posições deixadas vagas.





Variantes das operações SHIFT LEFT e SHIFT RIGHT mostrando o conteúdo de um registo de 8 bits antes e depois de cada operação.

- As operações de deslocamento lógico SLL e SRL realizam um deslocamento sobre os bits de um número binário acrescentando zeros às posições que se tornarem vazias e desprezando os bits que ficarem em posições não existentes (função do tamanho de palavra).
- As operações SLA e SRA tratam os operandos na representação em complemento para 2 (números com sinal).
- Na operação SLA a mudança do MSB significa ocorrência de Overflow. Na operação SRA não pode haver ocorrência de Overflow.
- As operações SLL e SLA parecem equivalentes: a única diferença é a afectação da flag Overflow na operação SLA.
- A operação SLA <u>a um bit</u> equivale à multiplicação por dois. A operação SRA <u>a um bit</u> equivale à divisão por dois, mas trunca os números no 'sentido errado' (o resultado de  $-1 \div 2 = -1$  e não a 0).



6-34

# Instituto Superior de Engenharia de Lisboa





#### **ROTATE RIGHT (CIRCULAR SHIFT RIGHT)**



#### **ROTATE LEFT WITH CARRY**



#### **ROTATE RIGHT WITH CARRY**



#### **ROTATE LEFT THROUGH CARRY**



#### **ROTATE RIGHT THROUGH CARRY**



Variantes das operações ROTATE LEFT e ROTATE RIGHT mostrando o conteúdo de um registo de 8 bits antes e depois de cada operação.





| B <sub>1</sub> | B <sub>0</sub> | Número de<br>Deslocamentos |
|----------------|----------------|----------------------------|
| 0              | 0              | 0                          |
| 0              | 1              | 1                          |
| 1              | 0              | 2                          |
| 1              | 1              | 2                          |

Tabela operacional relativa ao operando B que define o número de deslocamentos a efectuar pelo operando A.

Implementação do bloco de um Barrel Shift que implementa uma operação Shift Right Arithmetic (SRA) de 3 bits usando dois MUX 4x1, cada um realizando um número de deslocamentos que é definido pelo operando B.







 $B_1$ 

O DESLOCAMENTO ARITMÉTICO à direita (SRA) replica sempre o bit de sinal (MSB)

Número de deslocamentos da operação SHIFT RIGHT ARITHMETIC mostrando o conteúdo do operando A e do Resultado RA depois de cada operação de deslocamento.



bits do deslocamento.



Estrutura de um Barrel-Shifter que realiza o deslocamento lógico de números binários de uma quantidade entre 0 e 7 bits para a direita (SRL) fazendo uso de blocos Multiplexer 2x1 de 1 bit. B define a quantidade de bits a deslocar, e cada bit de B controla um andar do Barrel-Shifter.

Na notação Java e C/C++ usa-se a simbologia >> para indicar SHIFT RIGHT e << para indicar SHIFT LEFT. OS BARREL-SHIFTERS são utilizados na manipulação de bits (extração e fixação de determinados bits em palavras), e na multiplicação e divisão por potências inteiras de 2.

a..h é o operando de entrada a 8 bits. Ra...Rh é o resultado da operação de

Andar de deslocamentos de 4-bits.

SHIFT RIGHT LOGICAL.

Andar de deslocamentos de 2-bits.

Andar de deslocamentos de 1-bit.

O BARREL-SHIFTER é um circuito combinatório que executa uma operação de deslocamento para a esquerda ou para a direita.

Pode ser obtido usando multiplexers dispostos em andares sucessivos, cada um realizando uma quantidade de deslocamentos que é potência de dois (4 bits, 2 bits e 1 bit).

Através da ativação de cada um ou de vários andares, é possível obter um número diferente de posições a deslocar.



| Operação                            | В   | Rh | Rg | Rf | Re | Rd | Rc | Rb | Ra |
|-------------------------------------|-----|----|----|----|----|----|----|----|----|
| SHIFT RIGHT LOGICAL (SRL) 3 bits    | 011 | 0  | 0  | 0  | h  | g  | f  | е  | d  |
| SHIFT LEFT LOGICAL (SLL) 3 bits     | 011 | е  | d  | С  | b  | а  | 0  | 0  | 0  |
| SHIFT RIGHT ARITHMETIC (SRA) 2 bits | 010 | h  | h  | h  | g  | f  | е  | d  | С  |
| SHIFT LEFT ARITHMETIC (SLA) 2 bits  | 010 | f  | е  | d  | С  | b  | а  | 0  | 0  |
| ROTATE RIGHT (RR) 7 bits            | 010 | g  | f  | e  | d  | С  | b  | а  | h  |
| ROTATE LEFT (RL) 2 bits             | 010 | f  | е  | d  | С  | b  | a  | h  | g  |

Exemplos de operações básicas de deslocamento em SHIFT e em ROTATE.





Estrutura de um Barrel-Shifter que realiza o deslocamento rotativo (ROTATE) de números binários de uma quantidade entre 0 e 7 bits para a direita (RR).

Em cada andar controlado por  $B_k$  as linhas nas entradas de cada Multiplexer são ligadas de modo a permitir o encaminhamento dos  $2^k$  bits de menor peso para os  $2^k$  Multiplexers de maior peso.

Se B<sub>k</sub> =0 não há deslocamento.

Se  $B_k = 1$  os dados de entrada são deslocados de  $2^k$  bits.





MULTIPLEXER em cima à esquerda (com a saída 'S') selecciona entre:

- operações para deslocamento lógico à direita (SHIFT RIGHT LOGICAL, SRL), e
- operações h para deslocamento aritmético à direita (SHIFT RIGHT ARITHMETIC, SRA).

Em cada andar controlado por B<sub>k</sub> existem 2<sup>k</sup> Multiplexers 2x1 que selecionam entre a entrada S para as operações de SHIFT, e os 2<sup>k</sup> bits de menor peso do operando de entrada para as operações de ROTATE.

RR SRA\_L Operação 0 1 0

1

Estrutura de um BARREL-SHIFTER com Multiplexers adicionais que realiza as operações de Shift Right Logical, Shift Right Arithmetic ou Rotate Right de números binários de uma quantidade entre 0 e 7 bits.

> Tabela de Operações do Barrel-Shifter.



ROTATE.

SRL

**SRA** 

RR

RR

Exemplo 6-5





Instituto Superior de Engenharia de Lisboa

Andar BIT SLICE de uma ALU.

#### Exemplo 6-6

#### **OBJECTIVO**

- a) Representar o número –(624)<sub>8</sub> em código dos complementos na base 2, com o menor número de bits.
- b) Na subtração indicada ao lado em cima, obter as expressões booleanas dos bits do resultado R e do indicador de arrasto (Bw), entendendo A e B como variáveis binárias.
- c) Completar os campos da tabela ao lado, assumindo que numa ALU de 4 bits está selecionada a operação SBB ( R = A B Bin ).

|    | A'B            | 1              | Α     |
|----|----------------|----------------|-------|
| _  | В              | A'B            | В     |
| Bw | R <sub>2</sub> | R <sub>1</sub> | $R_0$ |

|         |          | R  | А | В          | CyBwi | CyBwo | OV | AE | L |
|---------|----------|----|---|------------|-------|-------|----|----|---|
| Base 2  |          |    |   |            |       |       |    |    | Щ |
| Base 10 | Natural  | 10 |   |            | 0     |       | _  |    | _ |
| Dase 10 | Relativo |    |   | <b>-</b> 7 |       | _     |    | _  |   |

#### **RESOLUÇÃO**

a) 
$$+624_8 = 01100100 \longrightarrow -624_8 = 1001101100$$

Há que não esquecer o bit de sinal.

Borrow-in

$$Bw = Cy' = B$$



Exemplo 6-6

c) 
$$R = A - B - Bin$$

|                  | Α   | В  | R  | C <sub>y</sub> B <sub>wi</sub> | C <sub>y</sub> B <sub>wo</sub> | Ov | AE | L |
|------------------|-----|----|----|--------------------------------|--------------------------------|----|----|---|
| $\mathbb{N}_{0}$ | 3   | 9  | 10 | 0                              | 1                              | _  | 0  | _ |
| Z                | + 3 | -7 | -6 |                                | _                              | 1  | _  | 0 |

#### LSD - 6 ÍNDICE 1 6-44

- 1. LSD-6 ALUS E EXEMPLO DE APLICAÇÃO
- ALU a 4 Bits em Circuito MSI
- Tabela Funcional de uma ALU a 4 Bits
- 4. Flags Relacionais
- 5. Flags Relacionais na Família 80x86
- 6. Flags Relacionais na Família 80x86
- 7. Flags Relacionais e Overflow (Ex. 6-1)
- 8. Flags Relacionais (Ex. 6-2)
- 9. Geração de Flags Relacionais
- 10. Flags Relacionais para Números sem Sinal
- 11. Flags Relacionais para Números com Sinal
- 12. Andar Bit Slice de uma ALU (Ex. 6-3)
- 13. Andar Bit Slice de uma ALU (Ex. 6-4)
- 14. ALU a 3 Bits Diagrama Genérico e Tabela de Operações
- 15. ALU a 3 Bits Arquitectura Interna
- 16. ALU a 3 Bits Implementação em PAL
- 17. Estrutura Funcional correspondente às Operações ADD, SUB, ADC e SBB
- 18. Estrutura Funcional correspondente às Operações ADD, SUB, ADC e SBB
- 19. Estrutura Funcional correspondente à Operação DBL
- 20. Estrutura Funcional correspondente às Operações ORL e XRL
- 21. Multiplexer de Saída
- 22. Geração das Flags na ALU
- 23. Expressões Algébricas e Código CUPL das Flags Overflow, Less e Below or Equal
- 24. Código CUPL da ALU
- 25. Configuração da Matriz Programável da PAL



#### LSD - 6 ÍNDICE 2

- 26. Fuse Plot da ALU na PAL parte 1
- 27. Fuse Plot da ALU na PAL parte 2
- 28. Tabela de Símbolos do Ficheiro .doc
- 29. Geração de Overflow na PAL
- 30. Simbologia do Overflow no Ficheiro .doc
- 31. Análise do Fuse-plot do Overflow a partir do Ficheiro .doc
- 32. Configuração da Macrocélula da Saída Overflow
- 33. Implementação de uma ALU a 3 bits em Lógica Discreta
- 34. Outras Operações de uma ALU Shift
- 35. Outras Operações de uma ALU Rotate
- 36. Operação Shift Right Arithmetic
- 37. Barrel-shifter de 8 bits e 3 Andares que Executa Operações de Shift Right Logical
- 38. Barrel-shifter de 8 bits: Tabela de Operações de Shift e Rotate
- 39. Barrel-shifter de 8 bits e 3 Andares que Executa Operações de Rotate Right
- 40. Barrel-shifter de 8 bits e 3 Andares que Executa Operações de Shift Logical e Arithmetic e Rotate Right
- 41. Andar Bit Slice de uma ALU Incluindo Operações de Shift (Ex. 6-5)
- 42. Operandos, Resultado e Flags numa ALU (Ex. 6-6-1)
- 43. Operandos, Resultado e Flags numa ALU (Ex. 6-6-2)
- 44. LSD 6 Índice 1
- 45. LSD 6 Índice 2

